首頁(yè)>74LS73A>規(guī)格書詳情

74LS73A中文資料仙童半導(dǎo)體數(shù)據(jù)手冊(cè)PDF規(guī)格書

74LS73A
廠商型號(hào)

74LS73A

功能描述

Dual Negative-Edge-Triggered Master-Slave J-K Flip-Flops with Clear and Complementary Outputs

文件大小

53.28 Kbytes

頁(yè)面數(shù)量

5 頁(yè)

生產(chǎn)廠商 Fairchild Semiconductor
企業(yè)簡(jiǎn)稱

Fairchild仙童半導(dǎo)體

中文名稱

飛兆/仙童半導(dǎo)體公司官網(wǎng)

原廠標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠下載

更新時(shí)間

2025-5-20 14:36:00

人工找貨

74LS73A價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨

74LS73A規(guī)格書詳情

General Description

This device contains two independent negative-edge-triggered J-K flip-flops with complementary outputs. The J and K data is processed by the flip-flops on the falling edge of the clock pulse. The clock triggering occurs at a voltage level and is not directly related to the transition time of the

negative going edge of the clock pulse. The data on the J and K inputs is allowed to change while the clock is HIGH or LOW without affecting the outputs as long as setup and hold times are not violated. A low logic level on the clear input will reset the outputs regardless of the levels of the

other inputs.

產(chǎn)品屬性

  • 型號(hào):

    74LS73A

  • 制造商:

    TI

  • 制造商全稱:

    Texas Instruments

  • 功能描述:

    DUAL J-K FLIP-FLOPS WITH CLEAR

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
24+
30000
房間原裝現(xiàn)貨特價(jià)熱賣,有單詳談
詢價(jià)
TI/德州儀器
23+
DIP
33846
原廠授權(quán)代理,海外優(yōu)勢(shì)訂貨渠道。可提供大量庫(kù)存,詳
詢價(jià)
24+
106
詢價(jià)
SCS
23+
SOP-14
3200
全新原裝、誠(chéng)信經(jīng)營(yíng)、公司現(xiàn)貨銷售
詢價(jià)
SIGNETICS
8801+
DIP
12
普通
詢價(jià)
SIGN
23+
NA
9856
原裝正品,假一罰百!
詢價(jià)
2020+
DIP
6500
百分百原裝正品 真實(shí)公司現(xiàn)貨庫(kù)存 本公司只做原裝 可
詢價(jià)
GS
22+
SOP3.9
8000
原裝正品支持實(shí)單
詢價(jià)
SCS
98
SOP-14
600
原裝現(xiàn)貨海量庫(kù)存歡迎咨詢
詢價(jià)
SCS
24+
DIP-20
25843
公司原廠原裝現(xiàn)貨假一罰十!特價(jià)出售!強(qiáng)勢(shì)庫(kù)存!
詢價(jià)