首頁(yè)>AD9523BCPZ>規(guī)格書(shū)詳情
AD9523BCPZ集成電路(IC)的應(yīng)用特定時(shí)鐘/定時(shí)規(guī)格書(shū)PDF中文資料

廠商型號(hào) |
AD9523BCPZ |
參數(shù)屬性 | AD9523BCPZ 封裝/外殼為72-VFQFN 裸露焊盤(pán),CSP;包裝為管件;類(lèi)別為集成電路(IC)的應(yīng)用特定時(shí)鐘/定時(shí);產(chǎn)品描述:IC INTEGER-N CLCK GEN 72LFCSP |
功能描述 | Jitter Cleaner and Clock Generator |
封裝外殼 | 72-VFQFN 裸露焊盤(pán),CSP |
文件大小 |
1.01127 Mbytes |
頁(yè)面數(shù)量 |
60 頁(yè) |
生產(chǎn)廠商 | Analog Devices |
企業(yè)簡(jiǎn)稱(chēng) |
AD【亞德諾】 |
中文名稱(chēng) | 亞德諾半導(dǎo)體技術(shù)有限公司官網(wǎng) |
原廠標(biāo)識(shí) | ![]() |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-5-25 23:00:00 |
人工找貨 | AD9523BCPZ價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
AD9523BCPZ規(guī)格書(shū)詳情
AD9523BCPZ屬于集成電路(IC)的應(yīng)用特定時(shí)鐘/定時(shí)。由亞德諾半導(dǎo)體技術(shù)有限公司制造生產(chǎn)的AD9523BCPZ應(yīng)用特定時(shí)鐘/定時(shí)專(zhuān)用時(shí)鐘和計(jì)時(shí) IC(集成電路)產(chǎn)品族中的產(chǎn)品主要用于執(zhí)行與時(shí)間或頻率信息生成和分配相關(guān)的各種操作,適合的設(shè)計(jì)環(huán)境較特定,例如 AMD 和 Intel 的中央處理單元 (CPU) 或圖形處理單元 (GPU)、DVD 音頻設(shè)備、藍(lán)光光盤(pán)播放器、以太網(wǎng)設(shè)備、PCIe、SATA、光纖通道接口、車(chē)載娛樂(lè)總線等。
GENERAL DESCRIPTION
The AD9523 provides a low power, multi-output, clock distribution function with low jitter performance, along with an on-chip PLL and VCO. The on-chip VCO tunes from 3.6 GHz to 4.0 GHz.
FEATURES
Output frequency: <1 MHz to 1 GHz
Start-up frequency accuracy: <±100 ppm (determined by
VCXO reference accuracy)
Zero delay operation
Input-to-output edge timing: <150 ps
14 outputs: configurable LVPECL, LVDS, HSTL, and LVCMOS
14 dedicated output dividers with jitter-free adjustable delay
Adjustable delay: 63 resolution steps of ? period of VCO
output divider
Output-to-output skew: <50 ps
Duty cycle correction for odd divider settings
Automatic synchronization of all outputs on power-up
Absolute output jitter: <200 fs at 122.88 MHz
Integration range: 12 kHz to 20 MHz
Distribution phase noise floor: ?160 dBc/Hz
Digital lock detect
Nonvolatile EEPROM stores configuration settings
SPI- and I2C-compatible serial control port
Dual PLL architecture
PLL1
Low bandwidth for reference input clock cleanup with
external VCXO
Phase detector rate up to130 MHz
Redundant reference inputs
Automatic and manual reference switchover modes
Revertive and nonrevertive switching
Loss of reference detection with holdover mode
Low noise LVCMOS output from VCXO used for RF/IF
synthesizers
PLL2
Phase detector rate up to 259 MHz
Integrated low noise VCO
APPLICATIONS
LTE and multicarrier GSM base stations
Wireless and broadband infrastructure
Medical instrumentation
Clocking high speed ADCs, DACs, DDSs, DDCs, DUCs, MxFEs
Low jitter, low phase noise clock distribution
Clock generation and translation for SONET, 10Ge, 10G FC,
and other 10 Gbps protocols
Forward error correction (G.710)
High performance wireless transceivers
ATE and high performance instrumentation
產(chǎn)品屬性
更多- 產(chǎn)品編號(hào):
AD9523BCPZ
- 制造商:
Analog Devices Inc.
- 類(lèi)別:
集成電路(IC) > 應(yīng)用特定時(shí)鐘/定時(shí)
- 包裝:
管件
- PLL:
是
- 主要用途:
以太網(wǎng),光纖通道,SONET/SDH
- 輸入:
CMOS
- 輸出:
HSTL,LVCMOS,LVDS,LVPECL
- 比率 - 輸入:
2:14
- 差分 - 輸入:
是/是
- 頻率 - 最大值:
1GHz
- 電壓 - 供電:
1.71V ~ 3.465V
- 工作溫度:
-40°C ~ 85°C
- 安裝類(lèi)型:
表面貼裝型
- 封裝/外殼:
72-VFQFN 裸露焊盤(pán),CSP
- 供應(yīng)商器件封裝:
72-LFCSP-VQ(10x10)
- 描述:
IC INTEGER-N CLCK GEN 72LFCSP
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
ADI(亞德諾) |
24+ |
LFCSP |
7398 |
原廠可訂貨,技術(shù)支持,直接渠道??珊灡9┖贤?/div> |
詢價(jià) | ||
ADI |
2016+ |
LSSN |
3000 |
只做原裝,假一罰十,公司可開(kāi)17%增值稅發(fā)票! |
詢價(jià) | ||
ADI |
24+ |
QFN |
6800 |
只做自己庫(kù)存,全新原裝進(jìn)口正品假一賠百,可開(kāi)13個(gè)點(diǎn)增票 |
詢價(jià) | ||
ADI |
22+23+ |
LFCSP |
8000 |
新到現(xiàn)貨,只做原裝進(jìn)口 |
詢價(jià) | ||
ADI/亞德諾 |
22+ |
LFCSP |
100000 |
代理渠道/只做原裝/可含稅 |
詢價(jià) | ||
ADI/亞德諾 |
25+ |
QFN |
54658 |
百分百原裝現(xiàn)貨 實(shí)單必成 |
詢價(jià) | ||
ADI/亞德諾 |
25+ |
原廠封裝 |
10280 |
原廠授權(quán)代理,專(zhuān)注軍工、汽車(chē)、醫(yī)療、工業(yè)、新能源! |
詢價(jià) | ||
ADI/亞德諾 |
2023+ |
LFCSP-72 |
8635 |
全新原裝正品,優(yōu)勢(shì)價(jià)格 |
詢價(jià) | ||
ADI/亞德諾 |
24+ |
QFN |
20000 |
原廠原裝,正品現(xiàn)貨,假一罰十 |
詢價(jià) | ||
ADI/亞德諾 |
22+ |
66900 |
原封裝 |
詢價(jià) |